首页> 外文OA文献 >Techniques for efficiently implementing totally self-checking checkers in MOS technology
【2h】

Techniques for efficiently implementing totally self-checking checkers in MOS technology

机译:在mOs技术中有效实现完全自检检查器的技术

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper presents some new techniques for reducing the transistor count oof MOS implementations of totally self-checking (TSC) checkers. The techniques are (1) transfer of fanouts, (2) removal of inverters and (3) use of multi-level realizations of functions. These techniques also increase the speed of the circuit and may reduce the number of required tests. Their effectiveness has been demonstrated by applying them to m-out-of-n and Berger code checkers. Impressive reductions of up to 90% in the transistor count in some cases have been obtained for the MOS implementation of these checkers. This directly translates into saving of chip area.
机译:本文提出了一些新技术,用于减少完全自检(TSC)检查器的MOS实施中的晶体管数量。这些技术是(1)扇出的传送,(2)逆变器的拆除和(3)使用功能的多级实现。这些技术还可以提高电路速度,并可以减少所需测试的次数。通过将它们应用于n-out-n和Berger代码检查器已证明了它们的有效性。对于这些检查器的MOS实现,在某些情况下,晶体管数量可观地减少多达90%。这直接转化为节省芯片面积。

著录项

  • 作者

    Jha, N. K.; Abraham, J. A.;

  • 作者单位
  • 年度 1987
  • 总页数
  • 原文格式 PDF
  • 正文语种 en_US
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号